解决信号完整性问题要从最初设计阶段着手,仿真工具是必不可少的,市场上有许多时域的、频域的仿真软件。可采用安捷伦的ADS仿真工具,对高速传输线、关键器件、关键接插件、系统等进行仿真、建模,它能完成如表15-1所示的任务。...[继续阅读]
海量资源,尽在掌握
解决信号完整性问题要从最初设计阶段着手,仿真工具是必不可少的,市场上有许多时域的、频域的仿真软件。可采用安捷伦的ADS仿真工具,对高速传输线、关键器件、关键接插件、系统等进行仿真、建模,它能完成如表15-1所示的任务。...[继续阅读]
我们从最底层出发来分析整个流程。从PCB版图的分析开始,安捷伦ADS提供电磁场仿真器Momentum和EMPro提供解决方案。PCB板的结构可以分为正片结构、负片结构及通孔。正片结构是指该层上的走线大多为不同逻辑连接的信号线或离散的电...[继续阅读]
许多因素影响着TDR测量的精度,主要包括:TDR仪器的阶跃响应,采样头性能,探头与被测件连接的寄生参数,电缆探头和被测件损耗,多重反射和测量中使用的参考阻抗的精度等。为此,测试仪器系统需要经过校准才能保证测量的精度(见图...[继续阅读]
高斯概率分布以及其峰到峰值在理论上没有界限,把这两项结合在一起考虑,会导致一个有趣的想法:对包含某些高斯抖动的任何信号,如果累计样本的时间足够长,眼图应该会完全合上。那么我们测试眼图和抖动测试多长时间、多少样本...[继续阅读]
网络分析仪测试过程中的误差主要分为三类:系统误差,随机误差,漂移误差。系统误差是由于仪表内部测试装置的不理想引起,它是可预示和可重复的。假设它是不随时间变化的,从而可以定量进行描述,可在测试过程中通过校准消除。...[继续阅读]
超过10Gbps的SerDes对参考时钟的要求异常苛刻,要求参考时钟的抖动低于100fs,甚至达到50fs的数量级。传统使用示波器的测试方法已经不能满足要求,因为示波器自身的抖动测量本底已经超过100fs数量级。所以测量低于100fs抖动需要采用更...[继续阅读]
网络分析仪VNA是测量被测件(DUT)频率响应的仪器,测量的时候给被测器件输入一个正弦波激励信号,然后通过计算输入信号与传输信号(S21)或反射信号(S11)之间的矢量幅度比(见图7-17)得到测量结果;在测量的频率范围内对输入的信号进行...[继续阅读]
[1]VESA.ProposedDisplayPortPHYComplianceTestSpecification[G/DK].Milpitas:VESA.org.2010.[2]HDMI.High-DefinitionMultimedaInterfaceComplianceTestSpecification[G/DK].California:HDMILicensing,LLC.2010.[3]InfiniBand.InfiniBandArchitectureSpecificationVolume2[G/...[继续阅读]
与并行ATA相比,SATA具有比较大的优势。首先,SerialATA以连续串行的方式传送数据,可以在较少的位宽下使用较高的工作频率来提高数据传输的带宽。SATA一次只会传送1位数据,这样能减少SATA接口的针脚数目,使连接电缆数目变少,效率也会...[继续阅读]
对于高速背板测试来说,最难最复杂的是校准。但是,必须通过校准把测试电缆、测试夹具等的误差去掉,才能真正得出高速背板的性能参数,才能确定高速背板是否满足规范或设计要求,才能把测试得到的S参数作为模型以供仿真软件使...[继续阅读]