基于FPGA+SD3.0协议存储速率优化设计.pdf

所属栏目:无线电电子学

【日期】:2022-07-15
【关键词】:现场可编程逻辑门阵列;SD3.0;信号完整性;二级缓存;系统稳定性
【摘要】:为解决现有存储方案无法满足在特定功能需求下存储速度与设备体积双重要求的问题,本文设计一种基于现场可编程逻辑门阵列(Field programmable gate array,FPGA)控制的SD3.0版本TF卡控制器,旨在占用最小体积的同时实现更高速的数据存储。
通过自行设计的小型数据采集卡,将24 bit位宽的数据经过DDR3、FIFO、RAM、两级缓存最终存入TF卡中。


科技文档


医学文档


实用文档